WccftechTechnologie

JEDEC treibt DDR5 MRDIMM-Speicher auf 12.800 MT/s voran – ein Anstieg von 45 % gegenüber der ersten Generation, da KI-Rechenzentren nach mehr Bandbreite verlangen

JEDEC setzt Entwicklung von DDR5 MRDIMM-Speicher für Rechenzentren der nächsten Generation fort und bietet nun erhöhte Bandbreite.

2. Mai 2026Hassan MujtabaLive Redaktion
JEDEC Pushes DDR5 MRDIMM Memory to 12,800 MT/s, a 45% Jump Over Gen1 as AI Datacenters Starve for Bandwidth

Kurzfassung

Warum das wichtig ist

WccftechTechnologie
  • JEDEC setzt Entwicklung von DDR5 MRDIMM-Speicher für Rechenzentren der nächsten Generation fort und bietet nun erhöhte Bandbreite.
  • Vor zwei Jahren wurde das erste DDR5 MRDIMM-Speicher angekündigt, das Kapazitäten 256 GB pro Modul und Geschwindigkeiten von 8800 MT/s bot.
  • Angesichts des anhaltenden Wachstums der Anforderungen seine MRDIMM-Roadmap mit schnelleren Modulen voran, die mit Geschwindigkeiten 12.800 MT/s arbeiten und damit einen Anstieg von 45 % gegenüber dem ursprünglichen Design darstellen.

Pressemitteilung: JEDEC gab heute Meilensteine seiner Ausschüsse JC-40 und JC-45 für Logik- und DRAM-Module bekannt: die Veröffentlichung eines neuen DDR5 multiplexed rank data buffer (MDB) Standards; Fortschritte bei einem multiplexed rank registering clock driver (MRCD) Standard; und die fortgesetzte Arbeit an der DDR5 multiplexed rank DIMM (MRDIMM) Gen2 Roadmap, um höherbandbreitige DDR5 MRDIMM-Designs zu ermöglichen.

Veröffentlicht: JEDEC hat JESD82-552: DDR5MDB02 Multiplexed Rank Data Buffer veröffentlicht, das jetzt auf der JEDEC-Website zum Download verfügbar ist. Der Standard definiert die Funktionalität eines Datenpuffers der nächsten Generation für multiplexierte Rank-DIMM-Architekturen und unterstützt einen robusten Betrieb, wenn die Modulbandbreite skaliert.

In Kürze zu erwarten: JESD82-542: DDR5 Multiplexed Rank Registering Clock Driver (DDR5MRCD02) wird in naher Zukunft veröffentlicht werden. Dieser kommende Standard soll die Signalintegrität und die Timing-Steuerung in DDR5 MRDIMM-Moduldesigns weiter verbessern und ergänzt JESD82-552.

In Arbeit: Das JC-45 Committee nähert

In Arbeit: Das JC-45 Committee nähert sich dem Abschluss seines MRDIMM Gen2-Standards, wodurch das Design , um den steigenden Anforderungen an die Bandbreite und die Systemeffizienz für Rechenplattformen der nächsten Generation gerecht zu werden.

In Entwicklung: Das Komitee entwickelt außerdem Designs für Rohkarten von DDR5 MRDIMM Gen2 der zweiten Generation, die auf 12.800 MT/s abzielen, was das Engagement , höhere Datenraten und skalierbare Speicherlösungen für datenintensive Anwendungen zu ermöglichen. JC-45 blickt auch auf die Entwicklung des MRDIMM Gen3-Standards.

Über den Autor: Hassan Mujtaba ist ausgebildeter Software-Ingenieur und PC-Enthusiast für den Hardware-Bereich bei Wccftech.

Mit jahrelanger Erfahrung in der Branche

Mit jahrelanger Erfahrung in der Branche spezialisiert er sich auf tiefgehende technische Analysen nächsten Generation, Motherboards und Kühllösungen. Seine Arbeit umfasst nicht nur Breaking News zu kommenden Technologien, sondern auch umfangreiche Hands-on-Reviews und Benchmarking.

Sie Wccftech auf Google, um mehr zu erhalten.

Quellenprofil

Quelle und redaktionelle Angaben

Quelle
Wccftech
Originaltitel
JEDEC Pushes DDR5 MRDIMM Memory to 12,800 MT/s, a 45% Jump Over Gen1 as AI Datacenters Starve for Bandwidth
Canonical
https://wccftech.com/jedec-pushes-ddr5-mrdimm-memory-to-12800-mtps-big-bandwidth-boost-for-ai-datacenters/
Quell-URL
https://wccftech.com/jedec-pushes-ddr5-mrdimm-memory-to-12800-mtps-big-bandwidth-boost-for-ai-datacenters/

Aehnliche Inhalte

Verwandte Themen und interne Verlinkung

Weitere Artikel aus aehnlichen Themenfeldern, damit Leser direkt im selben Kontext weiterlesen koennen.